异步清零,是指与时钟同步,即时钟触发条件满足时检测清零信号是否有效,有效则在下一个时间周期的触发条件下,执行清零,异步是清零信号有效时,无视触发脉冲,立即清零。
置数时序逻辑的同步、异步是指完成某项功能操作与时钟的关系。异步置数:与时钟无关,输入条件满足,立即生效。同步置数:输入条件满足,等待时钟有效时刻生效。
例如:74LS161采用异步清零,而74LS162,74LS163采用的是同步清零。在同步清零的计数器电路中,RD出现低电平后要等下一个CLK信号到达时才能将触发器清零。而在异步清零的计数器电路中,只要RD出现低电平,触发器立即被置零,不受CLK的控制。
转载请注明出处育才学习网 » 数字电路问题什么是异步清零和异步置数