1.电流表接法
LZ首先纠正你的一个错误:
电流表应是“正、负接线柱”而不是“正、负极”
只有电源才有“正、负极”
接着进入正题:
物理中把电流的方向规定为正电荷移动的方向,
在电源外部就是“从电源正极 到 用电器 再到 电源负极”。
使用时应按照电流方向,让电流从电流表的正接线柱流进,从负接线柱流出;
也可以这么说:“让正接线柱靠近电源正极,负接线柱靠近电源负极”。
另外,电流表使用时应注意这么几点:
1.正负接线柱不能接反
2.绝对不允许把电流表直接接在电源两级上,会烧坏电流表
3.电流表应串联在电路中
写了这么多,给点分吧
2.电路实验报告怎么写
单相交流电路的实验报告 目标:开发交流传动实验系统,能够对交流传动产品进行包括供电装置(如变压器、高压柜等)在内的主变流器、异步电动机及其控制系统的综合试验。
附图1:交流传动电力机车牵引系统原理图。 系统采用交流牵引电机背靠背的方式取代直流电机作为陪试机,用变流器取代原直流发电机—同步机组,直接向接触网,在达到试验目的的前提下大大减小能源消耗。
附图2:原交流传动试验系统原理电路图。 附图3:能量反馈型交流传动试验系统原理电路图。
系统主要由主电路部分、控制部分和测试部分组成,分别要求完成以下内容: 2、设计内容与要求 1)试验系统主电路的设计和部件选型 ① 主电路结构的设计,基本部件的确定; ② 陪试牵引变压器的选型; ③ 陪试变流器的选型; ④ 陪试交流牵引电机选型; 2)试验系统控制部分的设计 ① 主电路工作原理分析; ② 控制电路工作原理分析; ③ 保护电路工作原理分析; ④ 控制系统的总体结构设计; ⑤ PLC的选型、硬件配置、控制协议的确定; ⑥ PLC程序流程的编写。 3)试验系统测试部分的设计 ① 测试系统的工作原理分析; ② 测试传感器的选型; ③ 工控机、信号调理装置、PCI采集板卡等的选型; ④ 电路监测和保护的设计; ⑤ LABVIEW程序流程的编写。
4)系统设计要求: ① 试验系统主要由10kV电网,单相交流供电的综合试验电源系统,被试变流器,交流牵引电机,陪试变流器,反馈变压器,控制电源,三相AC380V动力电源,测试和控制系统等组成。 ② 根据试验系统总体电路,计算10kV、50Hz电网单相、三相所需的的容量,计算三相电压不平衡度及对三相电网的影响。
③ 单相交流供电的综合试验电源系统参数要求: ? 单相升压变压器(10kV/25kV)实现单相25kV/50Hz电源,容量4000kVA,在输入电压允许变化范围内保证输出电压变化范围17.5~31kV。 ? 牵引变压器的牵引绕组的短路阻抗设计为25%,同时通过配备可调的电抗器来调节支路短路阻抗以实现不同综合试验的需求。
? 电源系统的保护至少应包括:高压警示、电流速断保护、电流过流保护、变压器保护(温升保护、压力保护、瓦斯保护等)等。 ④ 通用陪试变流器参数要求: ? 输出三相对称的电压,输出电压范围0~2200V RMS; ? 输出电流范围0~1300A RMS,输出频率范围0~200Hz; ? 输出的最大功率≥3200kVA。
⑤ 平台负载系统要求: ? 采用交流牵引电机背靠背的方式作为陪试机,通过陪试牵引变流器和牵引变压器直接向接触网反馈能量; ? 被试变流器的最大功率按照2800kW设计,被试异步牵引电动机的最大功率按照1250kW设计; ? 平台电机负载的保护应包括:高压警示、电流速断保护、过流保护、过压保护、电机温升保护、电机超速保护、短路保护、接地保护、缺相保护、陪试变流器保护(过流保护、过压保护、接地保护、超温保护、低温保护、失压保护、水位保护等)、陪试变压器保护(温升保护、压力保护、瓦斯保护等)等。 ⑥ 测试系统的准确度满足:交直流电流、电压基波、有效值的测量准确度不低于±0.5%,转速测量准确度不低于±0.1%或±1r/min,转矩测量准确度不低于±1%,功率测量准确度不低于±1%。
⑦ 其他性能要求: ☆ 可靠性要求:系统能满足长时间、间断稳定运行。 ☆ 安全性:系统应保证人身、设备安全。
☆ 易操作性:系统应提供友好人机界面,操作简单。 ⑧ 系统设计完成后的资料整理扩声电路实验报告怎么写一、直观检查法 直观检查法是断开电源后立即进行。
不用仪器、仪表,凭直观的感觉,调动视觉、听觉、嗅觉、触觉等4种感觉特性,进行判断。这种检查方法虽然准确性较差些,但速度快,直观检查法尤其对电源故障检查很有用。
一看观察机器或部件及其外部结构。看按键开关、接口、指示灯有无松动,线路板接绪有无脱落,有无虚焊、变色、裂痕、爆裂等现象,保险丝有无烧断、打火、冒烟、变形、未卡住等问题,采用眼睛,直接识别和判断。
二听轻轻翻动机器或部件,摇摆摇摆,听听有无零件散落或螺丝钉脱落情况,是否有碰击声。作连续翻转有无不正常的“吱吱”声或“啪啪”的打火声(通电时)。
如果有这些现象,故障可能出现在这些地方。 三闻用鼻子闻闻有无烧焦气味,找到气味来源,故障可能出一放出异味的地方。
四摸用手摸摸变压器外壳(断电后进行),不要触及接线端子,因为有时因充电电容存在,电压甚高,危及安全。感觉一下,是否超过正常温度、发烫,无法触摸。
功率管有无过热或冰凉现象。调整管有无过热或冰凉不热现象。
如果有这些现象,问题可能出现在这些地方。 二、试探法 试探法是针对怀疑部分的电路采用比较、分割、替代、模拟等试探手段,寻找故障所在,然后排除。
具体方法如下: 1、比较找一台与故障机完全相同型号的机器,在专业设备中利用同一台机器的左、右声道部件,测量相对应部分的电压、电阻、电流数量,再加以比较,找到故障所在。 2、分割将某部分电路与其他部分脱开,接上外加电源,注入信号,进行判断。
3、替代用好的元件替代怀疑元件,或将左、右声道部件对换,尤其对于集成电路块可。
3.verilog的网表是什么啊
网表:
首先声明不是HDL语言里面的东西,而是综合工具里面的东西~~
综合的概念就是你写的是verilog代码。但是他只是代码。其实不起到任何作用,只是做了这个模块的行为级的描述。但是电脑对verilog不能直接识别。所以要通过编译器和综合工具进行翻译。编译器检查你的语法错误,以及初步逻辑功能的检查。然后综合工具将对应的设计转化成“网表”。
真正将你的HDL代码变为可用的电路过程如下:
xilinx的步骤synphysize(综合) translate(注译),map(映射),和place and route(布局布线)
altera的步骤为complie(编译)synphysize(综合) fitter(布线)
综合以后生成的就为网表文件。这个文件只是一个电路的雏形,这步完成以后你可以看到RTL(寄存器传输级)电路。也可以看到technology 电路。两者区别等你看到就很快明白。这两张图片是对网表的一种直观的显示。也就是综合器最后综合出了你的逻辑电路。放在网表文件中。
注意:到网表层时,你的HDL语言已经无用,这个时候需要用综合器生成的网表文件来做下面的步骤。也就是说,你的语言已经转化成电路了!!!下面步骤就是把电路移植到fpga上面了!!!!!
转化成电路以后:下面的步骤是根据不同的FPGA来具体的细化这张网表。比如说工具可以具体的算出某个信号的延迟是多少。其中包括多少的走线延迟和多少的组合逻辑延迟。然后最后根据FPGA的内部结构决定把这个门放到哪里。这个就是place&route。
到此,你就生成了一个真正的逻辑电路了,然后么。。呼呼~~生成个下载文件,你的FPGA或者CPLD就可以跑起来了。